Проектирование цифровых систем на языках описания аппаратуры — различия между версиями
Материал из Wiki
Yura (обсуждение | вклад) |
Yura (обсуждение | вклад) |
||
Строка 5: | Строка 5: | ||
Изучение методов алгоритмического, функционального и структурного описа-ния цифровых систем на формальных языках проектирования, а также методов и компьютерных средств моделирования, верификации и схемной реализации проектов цифровых систем и устройств. | Изучение методов алгоритмического, функционального и структурного описа-ния цифровых систем на формальных языках проектирования, а также методов и компьютерных средств моделирования, верификации и схемной реализации проектов цифровых систем и устройств. | ||
− | <h1> | + | <h1> Маршрут проектирования ЦС </h1> |
<graphviz> | <graphviz> | ||
digraph G { | digraph G { | ||
Строка 21: | Строка 21: | ||
} | } | ||
</graphviz> | </graphviz> | ||
+ | * логическое проектирование - этап описания логических схем (не учитывается технология, физические,электрические и другие характеристики). Результатом является логическая схема на уровне регистровых передач (RTL). | ||
+ | * верификация - этап проверки соответствия описания логических схем спецификации | ||
+ | * физическое проектирование - этап построения топологии цифровой схемы (размещение логических элементов и проводников на поверхности кристалла) для конкретного технологического процесса с учётом всех производственных норм и характеристик Результатом является результатом является файл топологии интегральной схемы GDS II, который отправляется на фабрику. | ||
<h1>Где и для чего используются языки описания аппаратуры </h1> | <h1>Где и для чего используются языки описания аппаратуры </h1> |
Версия 01:34, 29 августа 2020
Лекции ПЦСЯОА
Лекции
Практические
Доп. материалы
Цели и задачи курса
Изучение методов алгоритмического, функционального и структурного описа-ния цифровых систем на формальных языках проектирования, а также методов и компьютерных средств моделирования, верификации и схемной реализации проектов цифровых систем и устройств.
Маршрут проектирования ЦС
- логическое проектирование - этап описания логических схем (не учитывается технология, физические,электрические и другие характеристики). Результатом является логическая схема на уровне регистровых передач (RTL).
- верификация - этап проверки соответствия описания логических схем спецификации
- физическое проектирование - этап построения топологии цифровой схемы (размещение логических элементов и проводников на поверхности кристалла) для конкретного технологического процесса с учётом всех производственных норм и характеристик Результатом является результатом является файл топологии интегральной схемы GDS II, который отправляется на фабрику.
Где и для чего используются языки описания аппаратуры
Обратная связь
- (a) yurafreedom18@gmail.com
Маршрут проектирования ЦС